Conference contribution


Redundancy-aware Design Space Exploration for Memory Reliability in Many-cores


Publication Details
Author(s): Aliee H, Banaiyianmofrad A, Glaß M, Teich J, Dutt N
Publication year: 2017
Conference Proceedings Title: Proc. Methoden und Beschreibungssprachen zur Modellierung und Verifikation von Schaltungen und Systemen (MBMV'17)
Pages range: 1-12
ISBN: 978-3-8440-4996-1

Event details
Event: Methoden und Beschreibungssprachen zur Modellierung und Verifikation von Schaltungen und Systemen (MBMV'17)
Event location: Bremen
Start date of the event: 08/02/2017
End date of the event: 09/02/2017



How to cite
APA: Aliee, H., Banaiyianmofrad, A., Glaß, M., Teich, J., & Dutt, N. (2017). Redundancy-aware Design Space Exploration for Memory Reliability in Many-cores. In Proc. Methoden und Beschreibungssprachen zur Modellierung und Verifikation von Schaltungen und Systemen (MBMV'17) (pp. 1-12). Bremen, DE.

MLA: Aliee, Hananeh, et al. "Redundancy-aware Design Space Exploration for Memory Reliability in Many-cores." Proceedings of the Methoden und Beschreibungssprachen zur Modellierung und Verifikation von Schaltungen und Systemen (MBMV'17), Bremen 2017. 1-12.

BibTeX: Download
Share link
Last updated on 2017-09-26 at 04:07
PDF downloaded successfully