Ensuring FPGA Reconfiguration in Space

Weiterer Publikationstyp


Details zur Publikation

Autor(en): Glein R, Rittner F, Hofmann A
Titel Sammelwerk: Xcell Journal
Jahr der Veröffentlichung: 2013
Heftnummer: 84
Seitenbereich: 23-27
Sprache: Englisch


Abstract


The reconfiguration of the digital hardware structure is an essential part of modern FPGA-based on-board processors, in order to assure system flexibility. We use a state-of-the-art configuration method to configure the FPGAs of the target platform by an external logic. A failure of this external logic is a single-point-of-failure. Therefore, we introduce a fail-safe initial configuration, which enables self-reconfiguration of the FPGAs by partial reconfiguration. This fail-safe reconfiguration reduces the dependency on external configuration logic.

The major advantage is the increase in system reliability regarding the main challenge of FPGA reconfiguration. This possibility arises due to the coexistence of both configuration methods.

We implemented and demonstrated this configuration concept on an elegant bread board.



FAU-Autoren / FAU-Herausgeber

Glein, Robert
Lehrstuhl für Informationstechnik mit dem Schwerpunkt Kommunikationselektronik (Stiftungslehrstuhl)
Rittner, Florian
Lehrstuhl für Informationstechnik mit dem Schwerpunkt Kommunikationselektronik (Stiftungslehrstuhl)


Autor(en) der externen Einrichtung(en)
Fraunhofer-Institut für Integrierte Schaltungen (IIS)


Zitierweisen

APA:
Glein, R., Rittner, F., & Hofmann, A. (2013). Ensuring FPGA Reconfiguration in Space.

MLA:
Glein, Robért, Florian Rittner, and Alexander Hofmann. Ensuring FPGA Reconfiguration in Space. 2013.

BibTeX: 

Zuletzt aktualisiert 2018-09-08 um 16:38