Optimizing Latencies and Customizing NoC of Time-Predictable Heterogeneous Multi-Core Processor

Beitrag bei einer Tagung


Details zur Publikation

Autor(en): Salcic Z, Nadeem M, Park H, Teich J
Jahr der Veröffentlichung: 2016
Tagungsband: Proceedings of the 10th IEEE International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC-16)
Seitenbereich: 233-240


FAU-Autoren / FAU-Herausgeber

Park, Heejong Dr.
Lehrstuhl für Informatik 12 (Hardware-Software-Co-Design)
Teich, Jürgen Prof. Dr.-Ing.
Lehrstuhl für Informatik 12 (Hardware-Software-Co-Design)


Autor(en) der externen Einrichtung(en)
University of Auckland


Zitierweisen

APA:
Salcic, Z., Nadeem, M., Park, H., & Teich, J. (2016). Optimizing Latencies and Customizing NoC of Time-Predictable Heterogeneous Multi-Core Processor. In Proceedings of the 10th IEEE International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC-16) (pp. 233-240). Lyon, FR.

MLA:
Salcic, Zoran, et al. "Optimizing Latencies and Customizing NoC of Time-Predictable Heterogeneous Multi-Core Processor." Proceedings of the 10th IEEE International Symposium on Embedded Multicore/Many-core Systems-on-Chip (MCSoC-16), Lyon 2016. 233-240.

BibTeX: 

Zuletzt aktualisiert 2018-23-11 um 06:02