A 60 GHz 30.5% PAE Differential Stacked PA with Second Harmonic Control in 45 nm PD-SOI CMOS

Beitrag bei einer Tagung
(Konferenzbeitrag)


Details zur Publikation

Autorinnen und Autoren: Ciocoveanu R, Weigel R, Hagelauer A, Issakov V
Jahr der Veröffentlichung: 2019
Sprache: Englisch


Abstract

This paper presents a 60GHz highly efficient single-stage differential stacked Class AB power amplifier (PA) with second harmonic control. The circuit has been realized in a 45 nm PD-SOI CMOS technology. Measurement results show that the power amplifier achieves a maximum output power (Pmax) of 15.3dBm with a competitive maximum power-added efficiency (PAEmax) of 30.5% at 60 GHz. The output-referred 1-dB compression point (OP1dB) is 9.5 dBm. Furthermore, the circuit draws 40mA from a 1.8V supply and the chip core size is 0.36mm x 0.35 mm.


FAU-Autorinnen und Autoren / FAU-Herausgeberinnen und Herausgeber

Ciocoveanu, Radu
Lehrstuhl für Technische Elektronik
Hagelauer, Amelie Dr.-Ing.
Lehrstuhl für Technische Elektronik
Weigel, Robert Prof. Dr.-Ing.
Lehrstuhl für Technische Elektronik


Einrichtungen weiterer Autorinnen und Autoren

Infineon Technologies AG


Zitierweisen

APA:
Ciocoveanu, R., Weigel, R., Hagelauer, A., & Issakov, V. (2019). A 60 GHz 30.5% PAE Differential Stacked PA with Second Harmonic Control in 45 nm PD-SOI CMOS. In Proceedings of the IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems. Orlando, FL, US.

MLA:
Ciocoveanu, Radu, et al. "A 60 GHz 30.5% PAE Differential Stacked PA with Second Harmonic Control in 45 nm PD-SOI CMOS." Proceedings of the IEEE Topical Meeting on Silicon Monolithic Integrated Circuits in RF Systems, Orlando, FL 2019.

BibTeX: 

Zuletzt aktualisiert 2019-23-07 um 07:36