Chip-level and multi-node analysis of energy-optimized lattice Boltzmann CFD simulations

Beitrag in einer Fachzeitschrift


Details zur Publikation

Autor(en): Wittmann M, Hager G, Zeiser T, Treibig J, Wellein G
Zeitschrift: Concurrency and Computation-Practice & Experience
Jahr der Veröffentlichung: 2015
Seitenbereich: 1-5
ISSN: 1532-0626
Sprache: Englisch


FAU-Autoren / FAU-Herausgeber

Hager, Georg Dr.
Regionales Rechenzentrum Erlangen (RRZE)
Wellein, Gerhard Prof. Dr.
Professur für Höchstleistungsrechnen
Wittmann, Markus
Regionales Rechenzentrum Erlangen (RRZE)
Zeiser, Thomas Dr.
Regionales Rechenzentrum Erlangen (RRZE)


Zitierweisen

APA:
Wittmann, M., Hager, G., Zeiser, T., Treibig, J., & Wellein, G. (2015). Chip-level and multi-node analysis of energy-optimized lattice Boltzmann CFD simulations. Concurrency and Computation-Practice & Experience, 1-5. https://dx.doi.org/10.1002/cpe.3489

MLA:
Wittmann, Markus, et al. "Chip-level and multi-node analysis of energy-optimized lattice Boltzmann CFD simulations." Concurrency and Computation-Practice & Experience (2015): 1-5.

BibTeX: 

Zuletzt aktualisiert 2018-08-08 um 01:24