Safer Sloth: Efficient, Hardware-Tailored Memory Protection

Conference contribution


Publication Details

Author(s): Danner D, Müller R, Schröder-Preikschat W, Hofer W, Lohmann D
Publisher: IEEE Computer Society
Publishing place: Los Alamitos, CA, USA
Publication year: 2014
Conference Proceedings Title: Proceedings of the 20th Real-Time and Embedded Technology and Applications Symposium (RTAS '14)
Pages range: 37-47
ISBN: 978-1-4799-4691-4


FAU Authors / FAU Editors

Danner, Daniel
Lehrstuhl für Informatik 4 (Verteilte Systeme und Betriebssysteme)
Hofer, Wanja
Lehrstuhl für Informatik 4 (Verteilte Systeme und Betriebssysteme)
Lohmann, Daniel PD Dr.
Lehrstuhl für Informatik 4 (Verteilte Systeme und Betriebssysteme)
Müller, Rainer
Lehrstuhl für Informatik 4 (Verteilte Systeme und Betriebssysteme)
Schröder-Preikschat, Wolfgang Prof. Dr.-Ing.
Lehrstuhl für Informatik 4 (Verteilte Systeme und Betriebssysteme)


How to cite

APA:
Danner, D., Müller, R., Schröder-Preikschat, W., Hofer, W., & Lohmann, D. (2014). Safer Sloth: Efficient, Hardware-Tailored Memory Protection. In Proceedings of the 20th Real-Time and Embedded Technology and Applications Symposium (RTAS '14) (pp. 37-47). Berlin, Germany, DE: Los Alamitos, CA, USA: IEEE Computer Society.

MLA:
Danner, Daniel, et al. "Safer Sloth: Efficient, Hardware-Tailored Memory Protection." Proceedings of the IEEE Real-Time and Embedded Technology and Applications Symposium, Berlin, Germany Los Alamitos, CA, USA: IEEE Computer Society, 2014. 37-47.

BibTeX: 

Last updated on 2018-19-04 at 02:53