Validierung und Demonstrator (Z02)

Drittmittelfinanzierte Gruppenförderung - Teilprojekt

Details zum übergeordneten Gesamtprojekt

Titel des Gesamtprojektes: DFG SFB/Transregio 89 "Invasives Rechnen"

Sprecher/in des Gesamtprojekts:
Prof. Dr.-Ing. Jürgen Teich (Lehrstuhl für Informatik 12 (Hardware-Software-Co-Design))


Details zum Projekt

Projektleiter/in:
PD Dr.-Ing. Frank Hannig

Projektbeteiligte:
Srinivas Boppu
Marcel Brand

Beteiligte FAU-Organisationseinheiten:
Lehrstuhl für Informatik 12 (Hardware-Software-Co-Design)
Sonderforschungsbereich/Transregio 89 Invasives Rechnen

Mittelgeber: DFG / Sonderforschungsbereich / Transregio (SFB / TRR)
Akronym: TRR 89
Projektstart: 01.07.2010
Projektende: 30.06.2022


Abstract (fachliche Beschreibung):

Die Vorteile invasiven Rechnens, insbesondere zur Einhaltbarkeit programmspezifischer nichtfunktionaler Eigenschaften, werden simulationsbasiert und anhand von FPGA-Prototypen gezeigt. Hierzu werden invasive Mehrkernarchitekturen realisiert, in die Hardware- und Software-Komponenten aller Projekte integriert werden. Darüber hinaus werden Standard-PCs zur Evaluierung, Simulation und Funktionsprüfung der Software-Schichten eingesetzt. Z2 liefert zudem Unterstützung für die Modellierung und Simulation von Power-Management-Techniken, sowie für die Visualisierung, Verbreitung und Langzeitarchivierung der Forschungsergebnisse.


Externe Partner

Karlsruhe Institute of Technology (KIT)
Technische Universität München (TUM)


Publikationen

Sousa, É., Witterauf, M., Brand, M., Tanase, A.-P., Hannig, F., & Teich, J. (2018). Invasive Computing for Predictability of Multiple Non-functional Properties: A Cyber-Physical System Case Study. In Proceedings of the 29th Annual IEEE International Conference on Application-specific Systems, Architectures and Processors (ASAP). Milan, Italy.
Mattauch, S., Lohmann, K., Hannig, F., Lohmann, D., & Teich, J. (2018). The Gender Gap in Computer Science --- A Bibliometric Analysis.
Hannig, F., & Herkersdorf, A. (2015). Introduction to the Special Issue on Testing, Prototyping, and Debugging of Multi-Core Architectures. Journal of Systems Architecture, 61(10), 600. https://dx.doi.org/10.1016/j.sysarc.2015.11.003
Paul, J., Stechele, W., Oechslein, B., Erhardt, C., Schedel, J., Lohmann, D.,... Henkel, J. (2015). Resource-awareness on heterogeneous MPSoCs for image processing. Journal of Systems Architecture, 61(10), 668-680. https://dx.doi.org/10.1016/j.sysarc.2015.09.002
Paul, J., Stechele, W., Sousa, É., Lari, V., Hannig, F., Teich, J.,... Asfour, T. (2014). Self-Adaptive Harris Corner Detection on Heterogeneous Many-core Processor. In Proc. of the Conference on Design and Architectures for Signal and Image Processing (DASIP) (pp. 1-6). Madrid, ES: Gières, France: ECSI Media.

Zuletzt aktualisiert 2018-12-09 um 11:12